直播推薦
企業(yè)動(dòng)態(tài)
- 會后報(bào)道 | 世界級制造WCM與工業(yè)4.0創(chuàng)新大會暨頒獎(jiǎng)盛典新聞動(dòng)態(tài)
- 東莞皓天交付隔爆試驗(yàn)箱,助力廣東電子科技企業(yè)品質(zhì)升級
- SNEC 2025大秦?cái)?shù)能兩類新品連發(fā),以“智慧儲能”助推能源轉(zhuǎn)型
- 藍(lán)芯科技即將亮相泰國NEPCON Thailand 2025
- 漢達(dá)森攜手瑞典AQ邀您共聚CPHI China 2025
- 歐姆龍亮相SNEC 2025:助推新能源產(chǎn)業(yè)加速升級,為零碳未來蓄能
- 東莞市皓天試驗(yàn)設(shè)備有限公司召開線上技術(shù)會議 凝聚智慧共促技術(shù)升級
- 天津市投資促進(jìn)局、天津市建設(shè)銀行一行到訪國聯(lián)股份肥多多
推薦展會
FPGA技術(shù)的關(guān)鍵就是利用強(qiáng)有力的設(shè)計(jì)工具以:
▲縮短開發(fā)周期。
▲提高器件資源利用率。
▲提供綜合器的選擇,例如:在*速度和設(shè)計(jì)規(guī)模之間做出選擇。
FPGA兼有串、并行工作方式和高集成度、高速、高可靠性等明顯的特點(diǎn),其時(shí)鐘延遲可達(dá)納秒級,同時(shí),在基于芯片的設(shè)計(jì)中可以減少芯片數(shù)量,縮小系統(tǒng)體積,降低能源消耗,提高系統(tǒng)的性能指標(biāo)和可靠性。正是由于FPGA具有這些優(yōu)點(diǎn),F(xiàn)PGA在超高速應(yīng)用領(lǐng)域和實(shí)時(shí)測控方面有非常廣闊的應(yīng)用前景。在高可靠應(yīng)用領(lǐng)域,如果設(shè)計(jì)得當(dāng),將不會存在類似于MCU的復(fù)位不可靠和PC可能跑飛等問題。FPGA的高可靠性還表現(xiàn)在,幾乎可將整個(gè)系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)所謂片上系統(tǒng),從而大大縮小了體積。與AMU設(shè)計(jì)相比,F(xiàn)PGA顯著的優(yōu)勢是開發(fā)周期短,投資風(fēng)險(xiǎn)小、產(chǎn)品上市速度快,市場適應(yīng)能力強(qiáng)和硬件升級回旋碩士學(xué)位論文余地大,而且當(dāng)產(chǎn)品定型和產(chǎn)量擴(kuò)大后,可將在生產(chǎn)中達(dá)到充分檢驗(yàn)的VHDL設(shè)計(jì)迅速實(shí)現(xiàn)ASIC投產(chǎn)。
隨著大規(guī)模現(xiàn)場可編程邏輯器件的發(fā)展,系統(tǒng)設(shè)計(jì)進(jìn)入“片上可編程系統(tǒng)”(SOPC)的新紀(jì)元;芯片朝著高密度、低壓、低功耗方向挺進(jìn):在SOC芯片上可以將微處理器、數(shù)字信號處理器、存儲器、邏輯電路、模擬電路集成在一個(gè)芯片上。而如果將可編程邏輯電路IP核集成到SOC芯片上則會大大提高SOC芯片的靈活性與有效性,并且縮短了SOC芯片的設(shè)計(jì)周期。因此各大公司都在積極擴(kuò)充其IP庫,以優(yōu)化的資源更好的滿足用戶的需求,擴(kuò)大市場。
綜上所述,與ASIC和通用DSP相比,F(xiàn)PGA器件能夠以高速、實(shí)時(shí)、低成本、高靈活性的優(yōu)點(diǎn)應(yīng)用于數(shù)字信號處理領(lǐng)域,利用FPGA實(shí)現(xiàn)數(shù)字信號處理成為數(shù)字信號處理領(lǐng)域的一種新的趨勢,它可以*取代通用DSP芯片或作為通用DSP芯片的協(xié)處理器進(jìn)行工作。如果將通用處理器和FPGA融合在一起,把需要多個(gè)時(shí)鐘周期的運(yùn)算交給FPGA完成,DSP芯片主要完成單時(shí)鐘的運(yùn)算和控制FPGA的“可再配置計(jì)算”功能,會更好地將兩者的優(yōu)勢發(fā)揮出來。
蝶形運(yùn)算單元的FPGA實(shí)現(xiàn)
蝶形運(yùn)算單元是FFT處理器的基本單元,用來計(jì)算兩點(diǎn)的FFT。由于蝶形運(yùn)算單元是由一個(gè)復(fù)數(shù)加法器、一個(gè)復(fù)數(shù)減法器和一個(gè)旋轉(zhuǎn)因子復(fù)數(shù)乘法器組成,所以利用上面設(shè)計(jì)的旋轉(zhuǎn)因子復(fù)數(shù)乘法器和MAX+PLUSII中的lpm_add_sub模塊可以設(shè)計(jì)實(shí)現(xiàn)蝶形運(yùn)算單元?;?2FFT蝶形運(yùn)算單元的VHDL代碼見附錄B。從代碼中可以看出,蝶形處理器是由一個(gè)加法器、一個(gè)減法器和一個(gè)實(shí)例化為組件的旋轉(zhuǎn)因子乘法器實(shí)現(xiàn)的。
對輸入值為A=20+30J、B=50+45j、旋轉(zhuǎn)因子C+jS=256×e∧jpi/9=121+j39時(shí)進(jìn)行仿真。
隨著芯片集成度的不斷提高,用這種并行結(jié)構(gòu)實(shí)現(xiàn)的FFT運(yùn)算其*性將越來越明顯。而且用這種結(jié)構(gòu)實(shí)現(xiàn)的FFT很容易擴(kuò)展,只需要增加蝶形的個(gè)數(shù)和循環(huán)次數(shù)即可?;贔PGA的FFT/IFFT處理器由于其硬件上的并行性,速度遠(yuǎn)遠(yuǎn)快于一般的通用DSP。FPGA具有成千上萬的查找表和觸發(fā)器,因此,F(xiàn)PGA平臺可以利用更低的成本達(dá)到比通用DSP更快的速度。采用FPGA技術(shù),還可以獲得高性能,滿足成本要求,并享有快速有效地對新設(shè)計(jì)進(jìn)行優(yōu)化的靈活性。這種基于并行算法的FFT/IFFT處理器,可以廣泛應(yīng)用在高速信號處理系統(tǒng)中。并且由FFT處理器的設(shè)計(jì)可以看出,前端的可編程數(shù)字信號處理算法,例如FIR和IIR濾波器,都可以利用FPGA構(gòu)建。
用FPGA實(shí)現(xiàn)數(shù)字信號處理在現(xiàn)代通信中將得到很廣泛的應(yīng)用。DSPIP是3G無線通信、數(shù)字音頻和視頻圖像處理、廣播、多信道多點(diǎn)分布服務(wù)(MMDS)以及正交頻分復(fù)用(OFDM)系統(tǒng)等新興應(yīng)用的理想選擇??删幊踢壿嫼蛙汭P核的靈活性讓各個(gè)公司能夠讓他們的設(shè)計(jì)快速地適應(yīng)新標(biāo)準(zhǔn)。
免責(zé)聲明
- 凡本網(wǎng)注明"來源:智能制造網(wǎng)"的所有作品,版權(quán)均屬于智能制造網(wǎng),轉(zhuǎn)載請必須注明智能制造網(wǎng),http://www.caslcampaign.com。違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
- 企業(yè)發(fā)布的公司新聞、技術(shù)文章、資料下載等內(nèi)容,如涉及侵權(quán)、違規(guī)遭投訴的,一律由發(fā)布企業(yè)自行承擔(dān)責(zé)任,本網(wǎng)有權(quán)刪除內(nèi)容并追溯責(zé)任。
- 本網(wǎng)轉(zhuǎn)載并注明自其它來源的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品來源,并自負(fù)版權(quán)等法律責(zé)任。
- 如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
2025中國鄭州衡器與計(jì)量技術(shù)設(shè)備展覽會
展會城市:鄭州市展會時(shí)間:2025-11-07